Personal Information
Entreprise/Lieu de travail
Japan Japan
Profession
Tokyo Institute of Technology ー Associate Professor
Secteur d’activité
Education
Site Web
www.hirokinakahara.sakura.ne.jp/
À propos
FPGA developments for a packet classification, a regular expression matching, a radio telescope, multi-valued logic based processor, and a deep neural network computing.
Mots-clés
fpga
altera
de0
verilog-hdl
deep learning
deep neural network
binarized cnn
cnn
embedded system
yolov2
machine learning
rns
object detector
random forest
altera sdk for opencl
radio telescope
high-level synthesis
niosii
processor
cloud computing
high-performance computing
multi deep learning
ros
high performance computing
compression
ternary logic
binary cnn
guinness
gpu
mdd
multiple-valued logic
high level synthesis
tensorflow
binary neural network
fpgax
dqn
fft
digital spectrometer
astronomy
imagenet
vivado hls
nes
Tout plus
Présentations
(37)J’aime
(69)Xilinx data center_ibm_meetup_20191023
Yoshihiro Horie
•
il y a 4 ans
チンパンジーの姿勢推定:教師データがないときの工夫
NgocGiang14
•
il y a 4 ans
ICCV 2019 論文紹介 (26 papers)
Hideki Okada
•
il y a 4 ans
Tensor コアを使った PyTorch の高速化
Yusuke Fujimoto
•
il y a 4 ans
SDSoC勉強会_170128_スライド「SDx 2016.3のプラグマによるハードウェアと性能」
marsee101
•
il y a 7 ans
ConvNetの歴史とResNet亜種、ベストプラクティス
Yusuke Uchida
•
il y a 7 ans
モデルアーキテクチャ観点からのDeep Neural Network高速化
Yusuke Uchida
•
il y a 6 ans
画像認識のための深層学習
Saya Katafuchi
•
il y a 9 ans
畳み込みニューラルネットワークの高精度化と高速化
Yusuke Uchida
•
il y a 4 ans
ICLR2018におけるモデル軽量化(ICLR2018読み会@ PFN)
tomohiro kato
•
il y a 5 ans
3D CNNによる人物行動認識の動向
Kensho Hara
•
il y a 6 ans
Semantic segmentation
Takuya Minagawa
•
il y a 7 ans
Windows8でOpenCVを使ったAndroid(MOVERIO)開発体験したい
Yukio Saito
•
il y a 9 ans
畳み込みニューラルネットワークの研究動向
Yusuke Uchida
•
il y a 6 ans
Artificial Neural Networks Lect1: Introduction & neural computation
Mohammed Bennamoun
•
il y a 7 ans
FPGA+SoC+Linux実践勉強会資料
一路 川染
•
il y a 6 ans
スタートアップ共同創業者の見つけ方、付き合い方、別れ方
Takaaki Umada
•
il y a 9 ans
Simple perceptron by TJO
Takashi J OZAKI
•
il y a 11 ans
サーベイ論文:画像からの歩行者属性認識
Yasutomo Kawanishi
•
il y a 8 ans
Vivado hls勉強会1(基礎編)
marsee101
•
il y a 8 ans
合成変量とアンサンブル:回帰森と加法モデルの要点
Ichigaku Takigawa
•
il y a 6 ans
最近のSingle Shot系の物体検出のアーキテクチャまとめ
Yusuke Uchida
•
il y a 6 ans
高速な物体候補領域提案手法 (Fast Object Proposal Methods)
Takao Yamanaka
•
il y a 8 ans
[サーベイ論文] Deep Learningを用いた歩行者検出の研究動向
Hiroshi Fukui
•
il y a 7 ans
画像認識モデルを作るための鉄板レシピ
Takahiro Kubo
•
il y a 7 ans
Abstracts of FPGA2017 papers (Temporary Version)
Takefumi MIYOSHI
•
il y a 7 ans
有名論文から学ぶディープラーニング 2016.03.25
Minoru Chikamune
•
il y a 8 ans
SSD: Single Shot MultiBox Detector (ECCV2016)
Takanori Ogata
•
il y a 7 ans
Zynq + Vivado HLS入門
narusugimoto
•
il y a 9 ans
IIBMP2016 深層生成モデルによる表現学習
Preferred Networks
•
il y a 7 ans
Personal Information
Entreprise/Lieu de travail
Japan Japan
Profession
Tokyo Institute of Technology ー Associate Professor
Secteur d’activité
Education
Site Web
www.hirokinakahara.sakura.ne.jp/
À propos
FPGA developments for a packet classification, a regular expression matching, a radio telescope, multi-valued logic based processor, and a deep neural network computing.
Mots-clés
fpga
altera
de0
verilog-hdl
deep learning
deep neural network
binarized cnn
cnn
embedded system
yolov2
machine learning
rns
object detector
random forest
altera sdk for opencl
radio telescope
high-level synthesis
niosii
processor
cloud computing
high-performance computing
multi deep learning
ros
high performance computing
compression
ternary logic
binary cnn
guinness
gpu
mdd
multiple-valued logic
high level synthesis
tensorflow
binary neural network
fpgax
dqn
fft
digital spectrometer
astronomy
imagenet
vivado hls
nes
Tout plus